Presentasi sedang didownload. Silahkan tunggu

Presentasi sedang didownload. Silahkan tunggu

Pipeline Dan RISC.  Pipeline: Mesin yang melaksanakan beberapa komputasi yang berbeda secara bersama- sama,namun pada saat itu setiap komputasi akan.

Presentasi serupa


Presentasi berjudul: "Pipeline Dan RISC.  Pipeline: Mesin yang melaksanakan beberapa komputasi yang berbeda secara bersama- sama,namun pada saat itu setiap komputasi akan."— Transcript presentasi:

1 Pipeline Dan RISC

2  Pipeline: Mesin yang melaksanakan beberapa komputasi yang berbeda secara bersama- sama,namun pada saat itu setiap komputasi akan berada dalam tahapan eksekusi yang berbeda

3 1. Pipeline Unit Arithmetic Berguna untu koperasi vektor 2. Pipeline Unit Instruction Berguna untuk komputer yang mempunyai set instruksi yang sederhana

4 1. Pendekodean instruksi pipelined 2. Beberapa unit fungsional pipelined yang beroperasi secara bersamaan 3. Bank memori inetrleaved tak sinkron 4. Cache instruksi dan data independen 5. Sejumlah bus untuk mentransfer data, alamat dan signal kontrol

5 1. Berkurangnya kontensi memori karena adanya akses memori yang lebih sedikit 2. Berkurangnya pendekodean instruksi 3. Tingkah lakunya bisa diramalkan, hal ini khususnya penting bagi:  Pengindeksan implisit dan akses memori  Pencabangan implisit

6 Fitur Utama:  General Purpose Register dalam jumlah yang amat banyak  Menggunakan teknologi compiler untuk mengoptimalisasikan penggunaan register  Instuction Set yang sedikit dan sederhana  Pendekatan umum dalam instruksi pipeline  Memimpin untuk: Set eksekusi yang besar dan lebih banyak mode pengalamatan

7  Satu instruksi persiklus  Operasi register to register  Mode pengalamatan yang sederhana  Format instruksi yang sederhana  Desain hardwired (tanpa microcode)  Format instruksi yang fix  Proses compile yang cepat

8  Terdapat berbagai macam instruksi pada register to register  Siklus Instruksi memiliki 2 Fase: 1. I : Instruction Fetch (Pengambilan Instruksi) 2. E : Execute (Melakukan operasi ALU dengan register input dan output  Operasi Load dan Store memiliki3 Fase: 1. I : Instruction Fetch 2. E : Execute (Menghitung alamat memori) 3. D : Memory (Operasi register kememori atau memori ke register

9

10 Percabangan yang dikenal Delay Branch 1. Tidak akan ada efeknya sampai suatu eksekusi instruksi selesai 2. Instruksi percabangan akhirnya mengalami delay

11


Download ppt "Pipeline Dan RISC.  Pipeline: Mesin yang melaksanakan beberapa komputasi yang berbeda secara bersama- sama,namun pada saat itu setiap komputasi akan."

Presentasi serupa


Iklan oleh Google