BAB VIII SEMICONDUCTOR MEMORY ROM YANG DAPAT DI PROGRAM : 1. PROM (PROGRAMMABLE READ ONLY MEMORY). YANG DAPAT DIPROGRAM SEKALI SAJA OLEH PROGRAMMER YANG SELANJUTNYA TIDAK DAPAT DIUBAH KEMBALI. 2. EPROM (ERASABLE PROGRAMMABLE READ ONLY MEMORY) YANG DAPAT DIHAPUS DENGAN SINAR ULTRA ( DAPAT JUGA DIJEMUR DI SINAR MATAHARI) DAN DPT DIPROGRAM BERULANG – ULANG. ORKOM
3.EEPROM (ELECTRICALLY ERASABLE PROGRAMMABLE READ ONLY MEMORY) DAPAT DI HAPUS SECARA ELEKTRONIK DAN DAPAT DI PROGRAM KEMBALI TANPA MENGHAPUS ISI SEBELUMNYA. ORKOM
SISTEM MEMORI SEMIKONDUKTOR DAPAT MENGALAMI KEGAGALAN (ERROR). KOREKSI ERROR SISTEM MEMORI SEMIKONDUKTOR DAPAT MENGALAMI KEGAGALAN (ERROR). KEGAGALAN INI DAPAT DIKATEGORIKAN SEBAGAI KEGAGALAN BERAT DAN ERROR RINGAN. ERROR BERAT DAPAT DISEBABKAN KESALAHAN PENGUNAAN, DAN KERUSAKAN DARI PABRIK. ERROR RINGAN DAPAT DISEBABKAN OLEH MASALAH CATU DAYA. ORKOM
HAMPIR SETIAP MEMORI UTAMA MODERN MEMILIKI LOGIK UNTUK MENDETEKSI YANG DISEBUT SEBAGAI ERROR-CORRECTING CODE. KODE PERBAIKAN YANG PALING SEDERHANA ADALAH KODE HAMMING YG DICIPTAKAN OLEH RICHARD HAMMING DI LABORATORIUM BELL. MENGGUNAKAN DIAGRAM VENN, DENGAN TIGA BUAH LINGKARAN YG BERPOTONGAN TERDAPAT 7 KOMPARTEMEN. ORKOM
1 2 3 4 DIAGRAM VENN A B A B 1 1 1 1 1 1 C C A B A B 1 1 1 1 1 1 C C 1 1 1 1 1 2 C C 3 4 A B A B 1 1 1 1 1 1 C C ORKOM
KOMPARTEMEN SISANYA DIISI DENGAN APA YANG KITA SEBUT BIT PARITAS. PENJELASAN : KITA AKAN MEMBERIKAN 4 BUAH BIT DATA KE KOMPARTEMEN YG TERLETAK DI TENGAH. KOMPARTEMEN SISANYA DIISI DENGAN APA YANG KITA SEBUT BIT PARITAS. SETIAP BIT PARITAS DIPILIH SEHINGGA BILANGAN 1 DIDALAM LINGKARAN BERJUMLAH GENAP. ORKOM
CACAT DAPAT DITEMUKAN PADA : A DAN C, TETAPI TIDAK PADA B, KARENA LINGKARAN A DAN C TERDAPAT ANGKA 1 BERJUMLAH GANJIL (GAMBAR 4) , TETAPI ANGKA 1 PADA LINGKARAN B MEMPUNYAI ANGKA 1 GENAP (GAMBAR 4). ORKOM
CACHE MEMORY DITUJUKAN UNTUK MEMBERIKAN KECEPATAN MEMORI YANG MENDEKATI KECEPATAN MEMORI TERCEPAT YANG BISA DIPEROLEH, SEKALIGUS MEMBERIKAN UKURAN MEMORI YANG BESAR DENGAN HARGA YANG LEBIH MURAH DARI JENIS MEMORI – MEMORI SEMIKONDUKTOR. ORKOM
CPU PEMINDAHAN WORD CACHE PEMINDAHAN BLOK MAIN MEMORY ORKOM
KOHERENSI CACHE BUS WATCHING WITH WRITE THROUGH : SETIAP CACHE CONTROLLER MEMONITOR SALURAN – SALURAN ALAMAT UNTUK MENDETEKSI OPERASI WRITE KE MEMORI OLEH BUS MASTER. HARDWARE TRANSPARENCY : PERANGKAT KERAS UNTUK MENJAMIN BAHWA SEMUA UPDATE TERHADAP MEMORI UTAMA VIA CACHE DIREFLEKSIKAN PADA SELURUH CACHE. ORKOM
NON - CACHABLE MEMORY : HANYA SUATU BAGIAN MEMORI UTAMA YANG DIGUNAKAN BERSAMA OLEH LEBIH DARI SEBUAH PROSESSOR, DAN HAL INI DIKENAL SEBAGAI NON-CACHABLE. ORKOM
TERIMA KASIH ORKOM