Rangkaian Kombinasional Terpadu

Slides:



Advertisements
Presentasi serupa
Gerbang Logika By : Ramdani, S.Kom.
Advertisements

Gerbang Digital Dwi Sudarno Putra
SISTEM DIGITAL MUHAMAD ARPAN, S.Kom.
PRIN STIANINGSIH,S.ST TEKNIK KOMPUTER DAN JARINGAN
Pertemuan 12 : Level Logika Digital
PERTEMUAN MINGGU KE-3 LEVEL REGISTER.
Rangkaian Digital Kombinatorial
PENGKODEAN.
UP. Fakultas Teknologi Informasi dan Komunikasi
RANGKAIAN KOMBINASIONAL
Rangkaian Sekuensial Mata Kuliah :Sistem Digital Moh. Furqan, S.Kom
Jurusan Teknik Elektro Fakultas Teknik UNTIRTA
IX. RANGKAIAN LOGIKA KOMBINASIONAL
Digital logic circuit Arum Tri Iswari Purwanti
Pertemuan 12 : Level Logika Digital
RANGKAIAN LOGIKA KOMBINASIONAL
Aljabar Boolean TUGAS KELOMPOK Moh. Furqan, S.Kom Bool
MULTIPLEXER.
BAB II SANDI BINER 2.1 Sandi 8421
PERTEMUAN MINGGU KE-2 LEVEL GATE.
“HALF ADDER DAN FULL ADDER”
Rangkaian Kombinasional Dasar
Rangkaian Kombinasional COMPARATOR
Rangkaian Sekuensial Mata Kuliah :Sistem Digital Moh. Furqan, S.Kom
Dasar Teknik Digital YUSRON SUGIARTO.
SISTEM DIGITAL Enkoder dan Dekoder.
MK SISTEM DIGITAL SESI II SISTEM BILANGAN
Sistem Digital Pendahuluan -1- Sistem Digital. Hal 1.
RANGKAIAN FLIP FLOP.
Pertemuan Ke 2 Organisasi dan Organisasi Komputer (ARKOM)
PENGANTAR TEKNOLOGI KOMPUTER & INFORMASI – A
Elektronika Digital 1 MAE 4203
MULTIPLEXER, DEMULTIPLEXER DAN KOMPARATOR
SEKOLAH TINGGI TEKNOLOGI TELEMATIKA TELKOM
PERTEMUAN 9 RANGKAIAN KOMBINASIONAL
Gerbang Logika NAND, NOR, XOR, XNOR
Sistem digital TEKNIK INFORMATIKA SMK AL-BADRI JEMBER GERBANG LOGIKA
9. Rangkaian Logika Kombinasional dan Sekuensial
Rangkaian logika Kombinasional
MATA KULIAH TEKNIK DIGITAL DISUSUN OLEH : RIKA SUSANTI, ST
ALJABAR BOOLE Aljabar Boole adalah salah satu aljabar yang berkaitan dengan variabel- variabel biner dan operasi-operasi logika. Variabel-variabel dalam.
Aplikasi Decoder Encoder Multiflextor Demultiflextor Half & Full Adder
MATA KULIAH TEKNIK DIGITAL DISUSUN OLEH : RIKA SUSANTI, ST
PENCACAH (COUNTER).
GERBANG LOGIKA A.Tabel Kebenaran
Kuliah 7 TKE 321 R. Arief Setyawan, ST. MT.
Mata Kuliah Sistem Digital Orientasi Perkuliahan
Oleh : SHOFFIN NAHWA UTAMA, M.T
Mata Pelajaran :Sistem Komputer
Penyederhanaan Fungsi Boolean
Aljabar Boolean Mata Kuliah :Sistem Digital Moh. Furqan, S.Kom Bool
RANGKAIAN FLIP FLOP.
PERTEMUAN MINGGU KE-3 LEVEL REGISTER.
MATA KULIAH TEKNIK DIGITAL DISUSUN OLEH : RIKA SUSANTI, ST., M.ENG
FLIP FLOP Dibuat Oleh : Faqih Umir Al Barra ( )
Sistem Bilangan Mata Kuliah :Sistem Digital Moh. Furqan, S.Kom
BINARY DECODING Engkonversi sebuah n-bit code biner kedalam sebuah sinyal diskrit/1 (satu) output yang aktif (low/high) Syarat perancangan sebuah Dekoder.
Mata Kuliah Teknik Digital
SEKOLAH TINGGI TEKNOLOGI TELEMATIKA TELKOM
Fungsi-fungsi IC Digital: Kombinasi
Organisasi Bus Prosesor
1. MEMAHAMI KONSEP GERBANG LOGIKA
Gerbang Logika Dasar (KK. MDDTD)
RANGKAIAN DIGITAL ENCODER & Decoder.
RANGKAIAN FLIP FLOP.
GERBANG LOGIKA.
MSI = Medium Scale Integration
PERTEMUAN MINGGU KE-3 LEVEL REGISTER.
GERBANG LOGIKA Jurusan Pendidikan Teknik Elektronika
Rangkaian Multiplekser, Dekoder, Register. Rangkaian Multiplekser Multiplexer adalah suatu rangkaian yang mempunyai banyak input dan hanya mempunyai satu.
Transcript presentasi:

Rangkaian Kombinasional Terpadu Mata Kuliah :Sistem Digital Rangkaian Kombinasional Terpadu Moh. Furqan, S.Kom Sekolah Tinggi Teknologi Nurul Jadid Program Studi Teknik Informatika

Abstract… Rangkaian kombinasional (dasar) yang sudah dibahas sebelumnya punya tingkat kerumitan tinggi. Rangkaian kombinasional terpadu dibuat dari rangkaian kombinasional dasar yang dikemas menjadi satu kesatuan. Penekanan hanya pada sifat input, output, dan fungsi saja

Multiplexer (MUX) Rangkaian logika dengan fungsi memilih data yang ada pada inputnya untuk disalurkan ke output dengan bantuan sinyal pemilih/sinyal kontrol Jumlah input MUX adalah 2n dengan n adalah jumlah bit sinyal pemilih

Simbol MUX MUX 2 ke 1 I0 Y I0 MUX 8 ke 1 I1 I1 I2 I3 Y I4 S I5 I6 I7

Cara Kerja MUX dapat diumpamakan seperti saklar, dalam hal ini pemindahan saklar dilakukan dengan memberikan sinyal pemilih (S). Pemberian sinyal pada S menyebabkan data yang diinputkan pada input dipilih untuk disalurkan pada Y

Tabel Kebenaran & Rangkaian PEMILIH OUTPUT S1 S0 Y I0 1 I1 I2 I3

IC MUX

Demultiplexer (DEMUX) Rangkaian logika yang berfungsi menyalurkan data yang ada pada input ke salah satu dari beberapa output dengan bantuan sinyal pemilih/sinyal kontrol Jumlah output DEMUX adalah 2n dengan n adalah jumlah bit sinyal pemilih

Simbol DEMUX DEMUX 1 ke 3 Y0 I DEMUX 1 ke 8 Y0 Y1 Y1 Y2 I Y3 Y4 S Y5

Cara Kerja Pemberian sinyal pemilih (S) menyebabkan data yang diinput pada I didistribusikan ke output Yx sehingga Y=Ix Ketika sebuah output demux sedang menyalurkan data inputnya, maka output-output yang lain akan bernilai rendah (0)s

Tabel Kebenaran & Rangkaian PEMILIH OUT PUT S1 S0 Y0 Y1 Y2 Y3 1

IC DEMUX

Encoder Encoder merupakan rangkaian logika yang berfungsi mengubah data yang ada pada inputnya menjadi kode biner pada outputnya Inputan 2n akan menghasilkan n output

Simbol I0 Encoder 8 to 3 I1 I2 Y0 I0 Encoder 4 to 2 I3 I1 Y0 Y1 I4 I2

Tabel kebenaran & Rangkaian INPUT OUTPT 1 2 3 4 5 6 7 8 C B A

IC Encoder

Decoder Adalah rangkaian logika yang berfungsi mengkode ulang atau menafsirkan kode-kode binerpada inputnya menjadi data asli pada outputnya. Decoder merupakan kebalikan dari fungsi encoder

Simbol Decoder 3 to 8 Y0 I0 Y1 Y0 Y2 Decoder 2 ke 4 I1 I0 Y1 Y3 I1 I2

Tabel Kebenaran INPUT OUT PUT X Y Z 1 2 3 4 5 6 7 Rangkai!!!

IC Decoder