RANGKAIAN DIGITAL SHIFT REGISTER.

Slides:



Advertisements
Presentasi serupa
Counter & Register Minggu 8.
Advertisements

Bus 3-State Sistem bus dapat dibangun dari gerbang 3-keadaan
Rangkaian Logika Sekuensi
BAB VI Rangkaian Logika Sekuensial
PERTEMUAN MINGGU KE-3 LEVEL REGISTER.
XVIII. RANGKAIAN REGISTER DAN COUNTER
Flip - Flop Oleh: Satriyo, ST, MKom.
COUNTER.
Counter Satriyo, ST, Mkom.
Pencacah.
RANGKAIAN REGISTER DAN COUNTER
MENJELASKAN PRINSIP REGISTER
Bab 9 REGISTER GESER Nama : Narsi Tamamilang NPM :
T RANSFER R EGISTER DAN M IKROOPERASI E. Haodudin Nurkifli Universitas Ahmad Dahlan.
SHIFT REGISTER Satriyo, MKom.
REGISTER DAN COUNTER MATA KULIAH TEKNIK DIGITAL
PERTEMUAN 07 FLIP FLOP Teknik digital.
Shift Register Chapter 19
PORT I/O IMBUH
TEK 2524 Organisasi Komputer
Shift Register Counters Chapter 21
TEK 2524 Organisasi Komputer
RANGKAIAN DIGITAL SHIFT REGISTER.
Rangkaian Sekuensial Mata Kuliah :Sistem Digital Moh. Furqan, S.Kom
PENCACAH (COUNTER) DAN REGISTER
8. katup (valve), fungsi dan simbolnya dalam sistem pneumatik
PERTEMUAN 12 PENCACAH.
ADC (ANALOG TO DIGITAL CONVERTER)
PERTEMUAN 11 REGISTER
RANGKAIAN FLIP FLOP.
UNIVERSITAS 17 AGUSTUS 1945 JAKARTA
PENGANTAR TEKNOLOGI KOMPUTER & INFORMASI – A
RANGKAIAN DIGITAL SHIFT REGISTER.
REGISTER & COUNTER # SESSION 8 #.
Mata Kuliah Dasar Teknik Digital TKE 113
9. Rangkaian Logika Kombinasional dan Sekuensial
Sistem Digital Flip-Flop Sistem Digital. Hal 1.
Counter / Pencacah.
Aplikasi Flip-Flop #10 Teknik Digital (IF) 2015.
PENCACAH (COUNTER).
TEK 2524 Organisasi Komputer
Transfer Register dan Mikrooperasi
SIRKUIT ARITMATIKA.
Register dan Shift Register
MATA KULIAH TEKNIK DIGITAL DISUSUN OLEH : RIKA SUSANTI, ST
Mata Pelajaran :Sistem Komputer
TEKNIK DIGITAL REGISTER.
RANGKAIAN LOGIKA Flip-Flop Hal 1.
OPERASI LOGIKA Mulyono.
RANGKAIAN FLIP FLOP.
PERTEMUAN MINGGU KE-3 LEVEL REGISTER.
FLIP FLOP Dibuat Oleh : Faqih Umir Al Barra ( )
Mata Kuliah Teknik Digital
Elektronika industri Smk n 5 surakarta wahyuningsih
Fungsi-fungsi IC Digital: Sekuensi
ANALISA RANGKAIAN LOGIKA
RS-FlipFlop.
REGISTER PERTEMUAN 11 uart/reg8.html.
Shift Register Chapter 20
Modul ke: Fakultas Program Studi 13 Teknik Teknik Eleltro Teten Dian Hakim, ST. MT. Perancangan Sistem Digital Counter dan Register.
XVIII. RANGKAIAN REGISTER DAN COUNTER
Rangkaian Logika Sequensial
:: REGISTER & COUNTER :: TEORI, IMPLEMENTASI & APLIKASI
RANGKAIAN SEKUENSIAL.
RANGKAIAN FLIP FLOP.
Mata Kuliah Teknik Digital
PERTEMUAN MINGGU KE-3 LEVEL REGISTER.
Rangkaian Multiplekser, Dekoder, Register. Rangkaian Multiplekser Multiplexer adalah suatu rangkaian yang mempunyai banyak input dan hanya mempunyai satu.
DIAGRAM WAKTU Cara anilisis respons output terhadap kombinasi input- inputnya pada periode waktu tertentu, Karena dalam rangkaian logika sering terjadi.
Rangkaian Sekuensial KILLER PRESENTATIONS Series Power Templates & Presentations Tools You Must See Before You Die © 2013 IDEASMAX, All Rights.
Transcript presentasi:

RANGKAIAN DIGITAL SHIFT REGISTER

Register Register adalah rangkaian logika yang digunakan untuk menyimpan data. Dengan kata lain, register adalah rangkaian yang tersusun dari satu atau beberapa flipflop yang digabungkan menjadi satu. Flipflop disebut juga sebagai register 1 bit. Jadi untuk menyimpan 4 bit data, register harus terdiri dari 4 buah flipflop.

REGISTER

4 MACAM SHIFT REGISTER PIPO PISO SISO SIPO

I. Parallel In Parallel Out (PIPO) Perhatikan gambar berikut : A, B, C, dan D adalah sinyal masukan. Saat clock (pemicu) diaktifkan (Logika 1), maka data yang ada akan dikeluarkan secara bersama-sama ke Q3, Q2, Q1, dan Q0. Saat clock kembali tidak dipicu (Logika 0), maka apapun masukannya, keluaran Q akan tetap.

II. Parallel In – Serial Out (PISO)

Gambar 6.1 menjelaskan sebagai berikut : Sebuah grup terdiri dari 4 buah D Flip-flop.Langkah pertama adalah membebani register di atas dengan 1-0-0-0. “Paralel Load” berarti membebani ke-empat flip-flop dalam waktu yang bersamaan. Pembebanan diberikan melalui input SD pada masing- masing flip-flop. Selanjutnya, clock pertama meyebabkan seluruh bit menggeser satu posisi ke kanan, karena input dari masing-masing flip-flop mendapatkan output dari flip-flop sebelumnya. Setiap penekanan clock menyebabkan penggeseran satu posisi ke kanan. Pada pulsa ke empat, seluruh bit sudah tergeser ke peralatan penerima data serial, sesuai dengan data awal yang diberikan. Koneksi antara ke-empat flip-flop di atas bisa berupa kabel transmisi serial (serial data, clock dan ground).

Rangkaian Digital PISO lainnya

2. Disimpan secara seri (Serial In) : Pada cara ini, data dimasukkan bit demi bit mulai dari flipflop yang paling ujung (dapat dari kiri atau dari kanan), dan digeser sampai semuanya terisi. Bila data digeser dari kanan kekiri disebut “Register geser kiri” (Shift Left Register), sebaliknya bila data digeser dari kiri kekanan disebut “Register geser kanan” (Shift Right Register). Seperti pada penyimpanan data, untuk mengeluarkan data juga dapat dilakukan dengan dua cara : 1. Dikeluarkan secara sejajar (Parallel Out) 2. Dikeluarkan secara seri (Serial Out)

III. Serial In Serial Out (SISO) Perhatikan Gambar berikut : Saat sinyal clock diberikan pertama kali, data dari Si masuk ke flipflop A, pada saat clock kedua, data dari flipflop A masuk ke flipflop B, demikian seterusnya, sampai keluar ke So. Jadi pada register SISO untuk membaca data pertama kali dibutuhkan jumlah clock yang sama banyak dengan jumlah flipflop yang ada pada register (dalam hal ini adalah empat).

IV. Serial In Parallel Out (SIPO)

SERIAL - IN PARALLEL - OUT Input Serial Pulsa Clock O U T P U T Q1 Q2 Q3 Q4 1 2 3 4 5 6