Presentasi sedang didownload. Silahkan tunggu

Presentasi sedang didownload. Silahkan tunggu

FET BIASING Analisis dc penentuan titik kerja (Q)

Presentasi serupa


Presentasi berjudul: "FET BIASING Analisis dc penentuan titik kerja (Q)"— Transcript presentasi:

1 FET BIASING Analisis dc penentuan titik kerja (Q)

2 Persamaan Arus Untuk analisis DC berlaku IG = 0 A ID = IS

3 1. Fixed Bias KVL : IG = 0 VRG = IG RG = 0 VGG + VGS = 0 VGS = -VGG
VGG fixed VGS fixed

4 Analisis Grafik

5 VDS VDD = VDS + IDRD VDS = VDD - IDRD VDS = VD - VS VS = 0 VDS = VD
Karena : VS = 0 maka VDS = VD VGS = VG - VS Karena : VS = 0 maka VGS = VG

6 Contoh Hitung : VGSQ IDQ VDS

7 VGSQ = - VGG = -2 V (karena IG = 0) IDQ = 5,625 mA VDS = 8,75 V

8 2. Self Bias ---> (penambahan Rs)
VRS = IDRS Persamaan Loop : VGS + VRS = 0 VGS = - VRS = - IDRS

9 Penyelesaian Matematis
VDD = VRD + VDS + VRS

10 Penyelesaian Grafis

11

12

13 Buat Grafik Rangkaian : VGS = - IDRS= ID x 1000
Masukkan nilai beberapa ID mulai dari 0 s/d IDSS

14 Gambar Kurva FET VGS VP IDSS IDQ Gabung dengan kurva rangkaian

15 3. Voltage Divider Biasing
Persamaan : VG –VGS – VRS = 0 VGS = VG - VRS VGS = VG - IDRS

16 Kurva Rangkaian diperoleh dengan memasukkan beberapa nilai ID
Kurva FET Kurva Rangkaian

17 VDS = VDD - IDRD - IDRS VD = VDD - IDRD VS = IDRS IR1 = IR2

18 Soal PR: 1. Hitung : VGS(Q), ID(Q) dan VDS

19 2. Tentukan VGS(Q), ID(Q) dan VDS pada rangkaian Depletion Type MOSFET berikut :

20 3. Tentukan IDQ, VGSQ, dan VDS rangkaian E-MOSFET berikut:


Download ppt "FET BIASING Analisis dc penentuan titik kerja (Q)"

Presentasi serupa


Iklan oleh Google