Register dan Shift Register

Slides:



Advertisements
Presentasi serupa
Counter & Register Minggu 8.
Advertisements

Rangkaian Logika Sekuensi
BAB VI Rangkaian Logika Sekuensial
RANGKAIAN SEKUENSIAL.
XVIII. RANGKAIAN REGISTER DAN COUNTER
PERTEMUAN MINGGU KE-2 LEVEL GATE.
COUNTER.
Counter Satriyo, ST, Mkom.
Pencacah.
RANGKAIAN REGISTER DAN COUNTER
MENJELASKAN PRINSIP REGISTER
Pertemuan 12 : Level Logika Digital
Bab 9 REGISTER GESER Nama : Narsi Tamamilang NPM :
SHIFT REGISTER Satriyo, MKom.
Synchronous Counters Chapter 18
REGISTER DAN COUNTER MATA KULIAH TEKNIK DIGITAL
PERTEMUAN 07 FLIP FLOP Teknik digital.
PERTEMUAN MINGGU KE-2 LEVEL GATE.
Shift Register Chapter 19
PORT I/O IMBUH
RANGKAIAN DIGITAL SHIFT REGISTER.
Rangkaian Sekuensial Mata Kuliah :Sistem Digital Moh. Furqan, S.Kom
PENCACAH (COUNTER) DAN REGISTER
PERTEMUAN 10 RANGKAIAN SEKUENSIAL
PERTEMUAN 12 PENCACAH.
PERTEMUAN 11 REGISTER
FLIP - FLOP.
Elektronika Digital Data analog, suatu besaran dinyatakan di dalam angka desimal, suatu sistem bilangan yang terdiri dari angka nol sampai sembilan. Data.
RANGKAIAN FLIP FLOP.
UNIVERSITAS 17 AGUSTUS 1945 JAKARTA
MULTIPLEXER, DEMULTIPLEXER DAN KOMPARATOR
RANGKAIAN DIGITAL SHIFT REGISTER.
REGISTER & COUNTER # SESSION 8 #.
Mata Kuliah Dasar Teknik Digital TKE 113
9. Rangkaian Logika Kombinasional dan Sekuensial
Sistem Digital Flip-Flop Sistem Digital. Hal 1.
Counter / Pencacah.
Aplikasi Flip-Flop #10 Teknik Digital (IF) 2015.
PENCACAH (COUNTER).
TEK 2524 Organisasi Komputer
SELAMAT BERJUMPA DALAM TUTORIAL
Transfer Register dan Mikrooperasi
MATA KULIAH TEKNIK DIGITAL DISUSUN OLEH : RIKA SUSANTI, ST
TEKNIK DIGITAL PENCACAH.
TEKNIK DIGITAL REGISTER.
PERTEMUAN MINGGU KE-2 LEVEL GATE.
RANGKAIAN LOGIKA Flip-Flop Hal 1.
Mata Kuliah Teknik Digital
RANGKAIAN FLIP FLOP.
FLIP FLOP Dibuat Oleh : Faqih Umir Al Barra ( )
Mata Kuliah Teknik Digital
Desain Prosesor Dan Datapath
Elektronika industri Smk n 5 surakarta wahyuningsih
Mata Kuliah Dasar Teknik Digital TKE 113
Fungsi-fungsi IC Digital: Sekuensi
RS-FlipFlop.
REGISTER PERTEMUAN 11 uart/reg8.html.
Shift Register Chapter 20
Modul ke: Fakultas Program Studi 13 Teknik Teknik Eleltro Teten Dian Hakim, ST. MT. Perancangan Sistem Digital Counter dan Register.
XVIII. RANGKAIAN REGISTER DAN COUNTER
Rangkaian Logika Sequensial
:: REGISTER & COUNTER :: TEORI, IMPLEMENTASI & APLIKASI
Arsitektur & Organisasi Komputer
RANGKAIAN DIGITAL SHIFT REGISTER.
RANGKAIAN SEKUENSIAL.
RANGKAIAN FLIP FLOP.
PERTEMUAN MINGGU KE-2 LEVEL GATE.
Rangkaian Multiplekser, Dekoder, Register. Rangkaian Multiplekser Multiplexer adalah suatu rangkaian yang mempunyai banyak input dan hanya mempunyai satu.
PERTEMUAN MINGGU KE-2 LEVEL GATE.
Rangkaian Sekuensial KILLER PRESENTATIONS Series Power Templates & Presentations Tools You Must See Before You Die © 2013 IDEASMAX, All Rights.
Transcript presentasi:

Register dan Shift Register @ PTE ‘12 - UM

Register Pengertian Register merupakan rangkaian flip-flop yang berfungsi sebagai memori untuk menyimpan data sementara dalam system digital, dan untuk membantu proses transmisi data dari satu lokasi ke lokasi lain.

Data Latching Register (D-FF) Clock pada kondisi High maka output mengikuti logika input dan saat clock berubah dari High ke Low output D-FF memegang kondisi logika input tersebut NB: contoh D-FF adalah IC dengan tipe 74HCT373

IC dengan tipe 74HCT373

Keterangan: Jika QE diberi Aktive Low maka flip flop akan dapat diisi data dan dapat dibaca. Jika QE diberi Aktive High maka flip flop akan dapat diisi data tetapi tidak dapat dibaca.

Shift Register Konstruksi dalam Shift register merupakan register dimana D-FF sebagai penyimpan data dihubungkan secara seri yaitu output D-FF1 dihubung ke input D- FF2 dan output D-FF2 dihubungkan ke D-FF3 dst. NB : Dari gambar diatas pada saat ada clock input, maka data akan digeser secara seri pada register yaitu dari Q0 ke Q1, dari Q1 ke Q2 dst . (8 Bit)

NB : Misalkan bila output diambil pada Q7 maka data dapat dibaca secara serial menuju

IC dengan tipe 74HCT194 IC jenis ini memiliki kemampuan geser kiri, geser kanan, transfer data serial dan parallel sinkron, master reset asinkron, mode hold. Dengan demikian IC ini dapat berfungsi sebagai (SISO), (PIPO), (SIPO) atau (PISO). (SISO) yaitu Serial In dan Serial Out (PIPO) yaitu Paralel In dan Paralel Out (SIPO) yaitu Serial In dan Paralel Out (PISO) yaitu Paralel In dan Serial Out

Lanjutan