KOMUNIKASI DATA By : Andi Latifa Nabone.

Slides:



Advertisements
Presentasi serupa
Teknik Komunikasi Data Digital
Advertisements

PENGANTAR SISTEM LOGIKA
William Stallings Komunikasi Data dan Komputer
Data Link Control.
Serial Communication II
DI SUSUN OLEH : WAHYU NURYANTI (1P51). modem yaitu sebuah perangkat keras yang Berguna sebagai alat komunikasi dua arah yang Merubah sinyal digital menjadi.
William Stallings Komunikasi Data dan Komputer Edisi ke 7
Dosen: Nahot Frastian, M.Kom
A. Frequency Division Multiplexing
Error detection.
KOMUNIKASI DATA By : Andi Latifa Nabone.
PERTEMUAN KE-4 PERKULIAHAN KOMUNIKASI DATA
DETEKSI DAN KOREKSI ERROR
Perangkat Keras Komunikasi Data
PERTEMUAN KE-8 PERKULIAHAN KOMUNIKASI DATA
Pertemuan 05 Error Detection
TEKNIK KOMUNIKASI DATA DIGITAL
Oleh : Muhammad Risal, S.Kom, MT.
Teknik Modulasi Prio Handoko , S.Kom..
Deteksi dan koreksi error
CHECK SUM Jim Michael Widi.
REGISTER DAN COUNTER MATA KULIAH TEKNIK DIGITAL
Modulasi Minggu (8).
Pengkodean dan Error Control
Tugas XTKJ 2 Ahmad Marzuki (02) X TKJ 2.
Channel Coding dan Decoding- Block Coding
DATA LINK CONTROL.
PERTEMUAN 12 PENCACAH.
Converter Alat bantu digital yang paling penting untuk teknologi kontrol proses adalah yang menerjemahkan informasi digital ke bentuk analog dan juga sebaliknya.
Perangkat Keras Komunikasi Data
PERTEMUAN 11 REGISTER
JARINGAN KOMPUTER & KOMUNIKASI DATA
DASAR KOMUNIKASI DATA.
Komunikasi dan Jaringan Komputer Prepared By : Afen Prana
S1 TEKNIK TELEKOMUNIKASI SEKOLAH TINGGI TEKNOLOGI TELEMATIKA TELKOM
JARINGAN KOMPUTER Chandra Hermawan, M.Kom.
Transmisi data digital
Sistem Bilangan 2.
ERROR CORRECTION.
Aplikasi Flip-Flop #10 Teknik Digital (IF) 2015.
Komunikasi Data dan Jaringan Komputer
Multiplexing.
KOMUNIKASI DATA By : Andi Latifa Nabone.
Transfer Register dan Mikrooperasi
Teknik Modulasi Prio Handoko , S.Kom..
KOMUNIKASI DATA.
TEKNIK DAN MODEL KOMUNIKASI
Oleh : SHOFFIN NAHWA UTAMA, M.T
KOMUNIKASI DATA By : Andi Latifa Nabone.
A. Frequency Division Multiplexing
Komunikasi dan Jaringan Komputer Prepared By : Afen Prana
KOMUNIKASI DATA By : andi latifa nabone.
Pertemuan Pertama (Komunikasi Data)
DETEKSI DAN KOREKSI ERROR
KOMUNIKASI DATA By : andi latifa nabone.
Pertemuan 05 Error Detection
A. Frequency Division Multiplexing
Komunikasi Data By : andi latifa nabone.
KOMUNIKASI DATA By : andi latifa nabone.
Fungsi-fungsi IC Digital: Kombinasi
REGISTER PERTEMUAN 11 uart/reg8.html.
Modul ke: Fakultas Program Studi 13 Teknik Teknik Eleltro Teten Dian Hakim, ST. MT. Perancangan Sistem Digital Counter dan Register.
DATA LINK CONTROL.
Andang, Elektronika Komputer Digital
OPERASI Arithmatika dan logika
UNIVERSITAS PEMBANGUNAN JAYA
DETEKSI DAN KOREKSI ERROR
Deteksi dan koreksi error
GERBANG LOGIKA.
PRINSIP DASAR SISTEM ISYARAT ELEKTRONIK OPERASI SINYAL DAN SISTEM
Transcript presentasi:

KOMUNIKASI DATA By : Andi Latifa Nabone

DETEKSI DAN KOREKSI KESALAHAN Selama pengiriman data baik berupa sinyal digital maupun sinyal analog, data tersebut mengalami perubahan dan kesalahan. Salah satu tujuan dari komunikasi data adalah untuk mengirim data secara utuh dari sumber data hingga sampai ke penerima. Kesalahan komunikasi dapat terjadi karena gangguan pada saluran, sistem pengalihan, radiasi gelombang, crosstalk, dan sebagainya.

BIT PARITAS Metode deteksi kesalahan dengan menggunakan bit paritas yang merupakan metode deteksi yang paling sederhana. Pengendalian kesalahan dengan bit paritas yang memiliki dua sistem, yaitu : paritas karakter dan paritas blok.

1. PARITAS KARAKTER Pada paritas karakter sebuah bit ditambahkan ke setiap karakter dalam data. Pada rekomendasi ITU-T V4 telah ditentukan bahwa bit paritas diletakkan setelah bit ke tujuh dari bit signifikan terbesar sehingga menjadi bit kedelapan.

2. PARITAS BLOK Dengan menggunakan paritas blok maka efisiensi pendeteksian kesalahan dapat ditingkatkan. Pesan dibagi menjadi sejumlah blok dan setiap blok memiliki karakter pemeriksa blok yang ditambahkan pada akhir blok.

CYCLIC REDUNDANCY CHECK Cyclic redundancy check (CRC) adalah suatu sistem dengan penambahan kontrol bit untuk menjamin keamanan data. Kontrol bit yang dibentuk oleh komputer pengirim berdasarkan perhitungan atas data yang dikirim. Pada prinsipnya, ketika data sampai di komputer penerima akan dilakukan perhitungan seperti yang dilakukan oleh komputer pengirim.

1. MODULO 2 ARITHMATIC Suatu proses aritmatika dan aturan pembagian modulo 2 suatu bilangan biner dengan bilangan biner lainnya adalah : Jika pembagi mempunyai cacah bit yang sama dengan bilangan yang dibagi hasilnya 1, jika pembagi mempunyai cacah bit yang lebih sedikit maka hasil baginya adalah 0. Menggunakan penjumlahan biner tanpa pembawa, di mana hanya merupakan operasi eksklusif OR.

2. SHIFT REGISTER DAN GATE EXCLUSIVE-OR Shift register adalah suatu perangkat penyimpanan string 1 bit dimana terdapat sebuah line output yang mengindikasikan nilai yang dimuat dan sebuah line input. Seluruh register di-clock secara simultan, yang menyebabkan 1 bit bergeser sepanjang seluruh register.

SEKIAN