PERTEMUAN 4 BUS INTERFACING Oleh : ATIT PERTIWI.

Slides:



Advertisements
Presentasi serupa
TURUNAN/ DIFERENSIAL.
Advertisements

Komunikasi Data Pararel Port Pararel atau port printer sebenarnya terdiri dari tiga bagian yang masing-masing diberi nama sesuai.
Pertemuan 6 (Organisasi Input/Output)
BAB VIII Perakitan sistem mikroprosesor
BAB III INTERAKSI uP DENGAN MEMORI
Sistem Interkoneksi dan Bus
BUS.
Sistem BUS Prio Handoko, S.Kom..
MATERI OR-AR KOMPUTER SISTEM BUS.
PERTEMUAN II BUS-BUS SISTEM.
TKE 321 Pertemuan IV-V R. Arief Setyawan, ST. MT.
Sistem Bus Oleh : PUTRA PRIMA NAUFAL, S.ST
Arsitektur dan Organisasi Komputer
Organisai dan arsitektur komputer
Pertemuan 10 BUS Author: Linda Norhan,ST.
Dasar-Dasar Mikroprosesor dan Mikrokontroler
Kelompok Sistem Komputer.
PENGANTAR TEKNOLOGI INFORMASI (A)
Struktur CPU.
Struktur Sistem Komputer
Sistem Input/output (I/O)
PERTEMUAN MINGGU KE-11 SISTEM INPUT / OUTPUT.
Organisasi Komputer : Input Output
Bus Sistem Apakah BUS? Jalur komunikasi yang menghubungkan beberapa device Biasanya menggunakan cara broadcast Seringkali dikelompokkan * Satu bus berisi.
Sistem memory Semikonduktor
Organisasi Komputer Pertemuan 11 TATA SUMITRA M.KOM HP
SPESIFIKASI PERANGKAT KERAS 8086/8088
KONSEP KOMUNIKASI SERIAL
KONSEP KOMUNIKASI PARALEL
Hardware Software Brainware
BAB VI MULTIPLE INTERRUPTS
Arsitektur Komputer.
COUNTER.
Arsitektur Mikroprosesor Z-80
PERTEMUAN KE-4 PERKULIAHAN KOMUNIKASI DATA
Perkembangan Mikrokomputer
PERTEMUAN 13 APLIKASI ANTARMUKA KOMPUTER (2) By ATIT PERTIWI.
PERTEMUAN 4 – 5 BIS INTERFACING.
PRINSIP DASAR ANTARMUKA
SPESIFIKASI PERANGKAT KERAS 8086/8088
I/O ( Input Output ).
Sistem Input/output (I/O)
Mikroprosesor dan Perangkat Pendukungnya
SISTEM BUS Powerpoint Templates.
PERTEMUAN MINGGU KE-11 SISTEM INPUT / OUTPUT.
Sistem Bus pada Komputer
Perkembangan Mikrokomputer
PENGANTARMUKAAN PERIFERAL KOMPUTER
SISTEM BUS.
ELEMEN-ELEMEN RANCANGAN BUS
KOMPONEN PENDUKUNG MIKROPROSESOR 8086
SISTEM BUS BUS adalah Jalur komunikasi yang dibagi pemakai
PENGANTARMUKAAN PERIFERAL KOMPUTER
PERTEMUAN MINGGU KE-6 SISTEM BUS.
PERTEMUAN MINGGU KE-6 SISTEM BUS.
Perkembangan Mikrokomputer
SISTEM BUS.
Struktur interkoneksi bus
PERTEMUAN BUS-BUS SISTEM.
ORGANISASI & ARSITEKTUR KOMPUTER
Bus & Sistem Interkoneksi
Dasar Komputer dan Internet
PERTEMUAN MINGGU KE-6 SISTEM BUS.
BUS INTERFACING.
PRINSIP DASAR ANTARMUKA
Pengenalan Sistem komputer & Sistem Operasi [Bagian 1] -Komponen Sistem- MODUL Maria Cleopatra, S.Kom Modul Sistem Operasi / Unindra / 2011.
SISTEM BUS.
Pertemuan 3 BUS & Memory.
PERTEMUAN MINGGU KE-6 SISTEM BUS.
KOMPONEN PENDUKUNG MIKROPROSESOR 8086
Transcript presentasi:

PERTEMUAN 4 BUS INTERFACING Oleh : ATIT PERTIWI

BUS INTERFACING Buses biasanya digolongkan dalam kaitan dengan pemilihan waktu protokol Asynchronous Synchronous Synchronous memanfaatkan suatu WAIT status, (semisynchronous). By. Atit Pertiwi

Jenis BUS Data Bus (bus-D) : bus dengan delapan penghantar, data dapat diteruskan dalam arah bolak-balik (lebar data 8 bit) yaitu dari mikroprosesor ke unit memori atau modul I/O dan sebaliknya. Control Bus (bus-C) : meneruskan sinyal-sinyal yang mengatur masa aktif modul mikro-komputer yang sesuai dengan yang diinginkan menurut kondisi kerja. Address Bus (bus-A) : meneruskan data alamat (misal alamat 16 bit), dari penyimpan atau dari saluran masukan/keluaran yang diaktifkan pada saat tertentu. By. Atit Pertiwi

Hubungan BUS terhadap Interface dan Mikroprosesor By. Atit Pertiwi

Asynchronous Bus Asynchronous Bus, isyarat handshaking pada umumnya dikenal sebagai Isyarat Master Slave. By. Atit Pertiwi

Asynchronous Buses Waktu transmisi pada bus merupakan fungsi dari divais individual dibandingkan dengan kelajuan clock yang ada pada bus asynchronous. Sinyal – sinyal handsaking biasanya sebagai sinyal master dan slave. By. Atit Pertiwi

Asynchronous Buses Read By. Atit Pertiwi

Asynchronous Buses Write By. Atit Pertiwi

Synchronous Buses Beroperas dalam suatu iinterval clock tertentu Permintaan data dari slave ke master harus dengan periode waktu yang ditentukan Operasi clock pada bus akan menghasilkan operasi yang cepat, karena elemen dari sistem akan disinkronkan Memiliki lebih sedikit lines Menggunakan handsaking parsial By. Atit Pertiwi

Synchronous Buses Read By. Atit Pertiwi

Synchronous Buses Write By. Atit Pertiwi

Synchronous Bus Utilizing Wait State (Semisynchronous) Suatu synchronous bus yang mendikung suatu alat dengan “perlambatan” yang dilengkapi suatu status Wait State. Wait State status sangat dibutuhkan pada peregangan time clock untuk mengijinkan suatu alat perlambatan untuk menjawab. By. Atit Pertiwi

Synchronous Bus With 500 ns access time By. Atit Pertiwi

Phase 2 WAIT STATE By. Atit Pertiwi

THE END By. Atit Pertiwi

Thirty- Two-Bit Bus Standards Multi bus II Futurebus Fastbus Nubus Versabus VME-32 bus. By. Atit Pertiwi

THE END By. Atit Pertiwi