DESIGN RANGKAIAN LOGIKA

Slides:



Advertisements
Presentasi serupa
LOGIKA MATEMATIS PETA KARNAUGH Program Studi Teknik Informatika
Advertisements

PENYEDERHANAAN RANGKAIAN
PERETEMUAN VIII gambar 8.1 METODE PETA KARNAUGH
PENYEDERHANAAN RANGKAIAN
SEKOLAH TINGGI KEGURUAN DAN ILMU PENDIDIKAN PERSATUAN GURU REPUBLIK INDONESIA PONTIANAK MUHAMAD ARPAN, S.Kom. Pendidikan Teknologi Informasi dan Komputer.
MAP - KARNAUGH.
ELEKTRONIKA DIGITAL Misbah, ST, MT.  Dua Variabel  Tiga Variabel  Empat Variabel B A 0B0B 1B1B 0A0A 1A1A BC A 00 B.C 01 B.C 11 B.C 10 B.C 0A0A 1A1A.
TEKNIK ELEKTRONIKA ANALOG DAN DIGITAL
GERBANG LOGIKA DAN ALJABAR BOOLE
Gerbang Logika By : Ramdani, S.Kom.
GERBANG LOGIKA.
Materi GERBANG LOGIKA.
Welcome to GERBANG LOGIKA.
GERBANG LOGIKA pertemuan ke-8 oleh Sri Weda Mahendra S.T
Elektronika dan Instrumentasi: Elektronika Digital 2 – Gerbang Logika, Aljabar Boolean Dimas Firmanda Al Riza.
Moch. Rif'an.,ST.,MT Logika Kombinasional. Proses DigitalEncoder Saluran Transmisi Sistem Digital.
Pertemuan 12 : Level Logika Digital
Penyederhanaan By: Moch. Rif’an,ST.,MT.
BENTUK-BENTUK NORMAL DAN PENYEDERHANAAN FUNGSI BOOLEAN
Rangkaian Digital Kombinatorial
JARINGAN SYARAF TIRUAN
Ema Maliachi,S.kom Bahasa Assembly Konversi Bilangan Pertemuan ke-2.
FAKULTAS ILMU KOMPUTER UNIVERSITAS DIAN NUSWANTORO Pengantar Teknologi Informasi (Teori) Minggu ke-04 Oleh : Ibnu Utomo WM, M.Kom.
XVIII. RANGKAIAN REGISTER DAN COUNTER
PERTEMUAN MINGGU KE-2 LEVEL GATE.
PERTEMUAN MINGGU KE-2 LEVEL GATE OLEH SARI NY.
UP. Fakultas Teknologi Informasi dan Komunikasi
Sum Of Product dan Product of Sum.

OLEH : DANANG ERWANTO, ST
PERTEMUAN VII LOGIKA KOMBINASI
PERCEPTRON Arsitektur jaringannya mirip dengan Hebb
IP Subnetting Oleh: Idris Winarno.
Pertemuan 12 : Level Logika Digital
11. ALJABAR BOOLEAN.
V. PENYEDERHANAAN PERSAMAAN LOGIKA
11. ALJABAR BOOLEAN.
MAP KARNAUGH.
Rangkaian Kombinasional COMPARATOR
PETA KARNAUGH Peta Karnaugh digunakan sebagai cara untuk menyederhanakan persamaan logika secara grafis, atau dapat pula dipandang sebagai metoda untuk.
MAP KARNAUGH.
Riri irawati, m.Kom Logika matematika 3 sks
BAB VII ALJABAR BOOLEAN waniwatining.
PERTEMUAN 4 METODE PETA KARNAUGH
11. ALJABAR BOOLEAN.
Prinsip dan Perancangan Logika
BAB 7 ALJABAR BOOLEAN.
Logika kombinasional part 3
MK SISTEM DIGITAL SESI 5 PENYEDERHANAAN RANGKAIAN
TEKNIK DIGITAL.
Peta Karnaugh.
GERBANG LOGIKA A.Tabel Kebenaran
TOPIK 3 BENTUK-BENTUK NORMAL.
ALJABAR BOOLEAN DAN PETA KARNAUGH
PENYEDERHANAAN RANGKAIAN
Karnaugh map.
TEKNIK digital PETA KARNAUGH.
PERTEMUAN MINGGU KE-2 LEVEL GATE.
AXIOMA pada aljabar Boole
PENYEDERHANAAN FUNGSI BOOLEAN
BAB 3 GERBANG LOGIKA.
PRINSIP & PERANCANGAN LOGIKA
ANALISA RANGKAIAN LOGIKA
OLEH : HIDAYAT JURUSAN TEKNIK KOMPUTER UNIKOM 2009
Kegiatan Belajar 2: Sistem Kendali Digital
BAB III PENYEDERHANAAN PERSAMAAN LOGIKA
PENYEDERHANAAN FUNGSI BOOLE
SISTEM DIGITAL MUHAMAD ARPAN, S.Kom.
PERTEMUAN MINGGU KE-2 LEVEL GATE.
PERTEMUAN MINGGU KE-2 LEVEL GATE.
Transcript presentasi:

DESIGN RANGKAIAN LOGIKA Bab 5 DESIGN RANGKAIAN LOGIKA

PERSAMAAN BOOLEAN Sum of Product (SOP) Persamaan Boolean Sum of Product merupakan persamaan yang terdiri dari dua atau lebih operasi AND (Product) yang diORkan menjadi satu Contoh:

PERSAMAAN BOOLEAN Product of Sum (POS) Product of Sum merupakan persamaan yang terdiri dari dua atau lebih operasi OR yang kemudian diANDkan sehingga menghasilkan satu output Contoh:

DESIGN RANGKAIAN LOGIKA Sum of Product Tentukan dahulu fungsi atau sifat dari rangkaian logika yang kita inginkan Membuat table kebenaran Membuat persamaan Boolean Membuat rangkaian logika dari persamaan Boolean. Contoh Buatlah rangkaian logika dengan dua buah input, output akan bernilai 1 bila alah satu input benilai 1.

DESIGN RANGKAIAN LOGIKA Jawab: Sifat Rangkaian logika yang diinginkan adalah Rangkaian logika tersebut mempunyai dua buah input, ouput akan bernilai 1 bila salah satu input bernilai 1, selain itu keadaan ouput bernilai 0 Table kebenaran Dari sifat rangkaian logika tersebut dapat kita buat table kebenaran sebagai berikut:

DESIGN RANGKAIAN LOGIKA B X 1 Persamaan Boolean Tulis operasi AND untuk setiap output yang bernilai 1, kemudian tulislah persamaan dengan MengORkan semua bagian.

DESIGN RANGKAIAN LOGIKA Dari persamaan dapat kita peroleh rangkaian logika sebagai berikut

DESIGN RANGKAIAN LOGIKA Product of Sum (POS) Tentukan dahulu fungsi atau sifat dari rangkaian logika yang kita inginkan Membuat table kebenaran Membuat persamaan Boolean Membuat rangkaian logika dari persamaan Boolean. Contoh: Buatlah rangkaian logika dengan dua buah input, output akan bernilai 1 bila salah satu input benilai 1.

DESIGN RANGKAIAN LOGIKA Jawab Sifat Rangkaian logika yang diinginkan adalah Rangkaian logika tersebut mempunyai dua buah input, ouput akan bernilai 1 bila salah satu input bernilai 1, selain itu keadaan ouput bernilai 0 Table kebenaran Dari sifat rangkaian logika tersebut dapat kita buat table kebenaran sebagai berikut:

DESIGN RANGKAIAN LOGIKA Persamaan Boolean Tulis operasi OR untuk setiap output yang bernilai 0( input yang bernilai 1 dinegasikan), kemudian tulislah persamaan dengan MengANDkan semua bagian. A B X 1 A+B

DESIGN RANGKAIAN LOGIKA Dari persamaan dapat kita peroleh rangkaian logika sebagai berikut

DESIGN RANGKAIAN LOGIKA Karnaugh Map Metode untuk menyederhanakan rangkaian logika. Karnaugh map (K-map) mirip dengan table kebenaran yang menampilkan output dari rangkaian logika atau persamaan Boolean untuk setiap kemungkinan kombinasi variable input. Perbedaan antara K-map dengan table kebenaran hanya pada bentuk penyajian, kalau table kebenaran berbentuk table, sedangkan pada K-map berbentuk sel – sel.

DESIGN RANGKAIAN LOGIKA B 1 Rangk. logika X C AB 00 01 11 10

DESIGN RANGKAIAN LOGIKA AB CD 00 01 11 10 A Rangk. logika B X C D

DESIGN RANGKAIAN LOGIKA Penyederhanaan Rangkaian Logika dengan K-Map Merubah persamaan Boolean dalam bentuk SOP Membuat table kebenaran Memasukan output yang bernilai 1 ke Kmap Mengisi sel yang tersisa dengan 0 Membuat Loop untuk sel yang bernilai 1 Membuat persamaan Boolean. Membuat rangkaian logika berdasar pada persamaan Boolean yang telah didapatkan.

DESIGN RANGKAIAN LOGIKA Contoh 1: Sederhanakanlah persamaan Boolean , x = Jawab: Persamaan menjadi x = Table Kebenaran , K-map dan looping X = A B C X 1 AB C 00 01 11 10 1

DESIGN RANGKAIAN LOGIKA Persamaan Boolean menjadi Rangkaian logika

DESIGN RANGKAIAN LOGIKA Aplikasi Desain Sistem Langkah – langkah yang harus dilakukan untuk membuat rangkaian logika adalah sebagai berikut: Membuat table kebenaran Memasukan output yang bernilai 1 ke Kmap Mengisi sel yang tersisa dengan 0 Membuat Loop untuk sel yang bernilai 1 Membuat persamaan Boolean. Membuat rangkaian logika berdasar pada persamaan Boolean yang telah didapatkan.

DESIGN RANGKAIAN LOGIKA Contoh Buatlah rangkaian logika yang memiliki tiga input,dan output akan bernilai 1 bila mayoritas input bernilai 1. Jawab: Membuat table kebenaran: diperoleh table kebenaran Memasukan output X pada sel K-map:

DESIGN RANGKAIAN LOGIKA B C X 1 AB C 00 01 11 10 1 Loop 2 Loop 3

DESIGN RANGKAIAN LOGIKA Mengelompokan output yang benilai 1 (looping): jumlah sel dalam satu loop 2n. Dari loop 1 diperoleh AB, dari loop 2 diperoleh BC dan dari loop 3 diperoleh AC. Membuat persamaan Boolean: dari proses looping telah diperoleh suku – suku dari persamaan Boolean, maka X = AB + BC + AC.

DESIGN RANGKAIAN LOGIKA Membuat rangkaian logika dari persamaan Boolean.

Sebuah ketel uap pada PLTU mempunyai sensor 3 buah yaitu sensor level air , sensor suhu, sensor tekanan . Alarm akan menyala saat sensor level dan suhu menyala atau sensor level air dan tekanan menyala Buatlah rangkaian pengendali alarm!!

AB CD 00 01 11 10 AB CD 00 01 11 10 AB CD 00 01 11 10 AB CD 00 01 11 10 AB CD 00 01 11 10 AB CD 00 01 11 10