Slides:



Advertisements
Presentasi serupa
LOGIKA MATEMATIS PETA KARNAUGH Program Studi Teknik Informatika
Advertisements

MAP - KARNAUGH.
ELEKTRONIKA DIGITAL Misbah, ST, MT.  Dua Variabel  Tiga Variabel  Empat Variabel B A 0B0B 1B1B 0A0A 1A1A BC A 00 B.C 01 B.C 11 B.C 10 B.C 0A0A 1A1A.
GERBANG LOGIKA DAN ALJABAR BOOLE
GERBANG LOGIKA pertemuan ke-8 oleh Sri Weda Mahendra S.T
Rangkaian Logika Sekuensi
Elektronika dan Instrumentasi: Elektronika Digital 2 – Gerbang Logika, Aljabar Boolean Dimas Firmanda Al Riza.
Pertemuan 12 : Level Logika Digital
Sistem Bilangan dan Konversi Bilangan
Oleh : Ilmawan Mustaqim
Penyederhanaan By: Moch. Rif’an,ST.,MT.
Arsitektur Komputer “Rangkaian Aritmatika”
Rangkaian Digital Kombinatorial
Ema Maliachi,S.kom Bahasa Assembly Konversi Bilangan Pertemuan ke-2.
Sistem Bilangan dan Konversi Bilangan
Sistem Bilangan dan Konversi Bilangan
XVIII. RANGKAIAN REGISTER DAN COUNTER
1. Bilangan Pecahan.
Sistem Bilangan dan Konversi Bilangan
DESIGN RANGKAIAN LOGIKA
Operasi Aritmatika.
PENDAHULUAN.
RANGKAIAN REGISTER DAN COUNTER
Sumber : Rinaldi Munir, ITB
Sum Of Product dan Product of Sum.
Jaringan Saraf Tiruan Model Hebb.
Sistem-Sistem Bilangan
MENJELASKAN SISTEM BILANGAN
REPRESENTASI FIX POINT DAN FLOATING POINT
OLEH : DANANG ERWANTO, ST
Oleh Sumiasih, dayu mas, hitem wijana, artawan, swidiyasa MAHA SARASWATI DENPASAR Sistem Bilangan dan Konversi Bilangan.
IX. RANGKAIAN LOGIKA KOMBINASIONAL
Pertemuan 12 : Level Logika Digital
PENGGUNAAN GERBANG LOGIKA
RANGKAIAN LOGIKA KOMBINASIONAL
Teknik Digital Oleh : Ridwan Nurmatullah SMKN 4 Bandung
MATA KULIAH TEKNIK DIGITAL DISUSUN OLEH : RIKA SUSANTI, ST
BAB 9 RANGKAIAN ARITMATIKA.
RANGKAIAN LOGIKA KOMBINASIONAL
V. PENYEDERHANAAN PERSAMAAN LOGIKA
“HALF ADDER DAN FULL ADDER”
X. RANGKAIAN LOGIKA KOMBINASIONAL
Rangkaian Kombinasional Dasar
Rangkaian Kombinasional COMPARATOR
MAP KARNAUGH.
PERTEMUAN 6 ARITMATIKA BINER
PENGANTAR TEKNOLOGI KOMPUTER & INFORMASI – A
SUM OF PRODUCT, PRODUCT OF SUM DAN RANGKAIAN ARITMATIKA
SEKOLAH TINGGI TEKNOLOGI TELEMATIKA TELKOM
Logika kombinasional part 3
ARITHMATIC LOGICAL UNIT (ALU)
Rangkaian logika Kombinasional
MATA KULIAH TEKNIK DIGITAL DISUSUN OLEH : RIKA SUSANTI, ST
Aplikasi Decoder Encoder Multiflextor Demultiflextor Half & Full Adder
MATA KULIAH TEKNIK DIGITAL DISUSUN OLEH : RIKA SUSANTI, ST
Aritmatika digital.
SIRKUIT ARITMATIKA.
Oleh : SHOFFIN NAHWA UTAMA, M.T
Pembanding (Comparator)
ARITHMATIC LOGICAL UNIT (ALU)
Rangkaian Kombinasional Terpadu
MATA KULIAH TEKNIK DIGITAL DISUSUN OLEH : RIKA SUSANTI, ST., M.ENG
Aritmatika Digital Penjumlah Paro (Half Adder)
Mata Kuliah Teknik Digital
SEKOLAH TINGGI TEKNOLOGI TELEMATIKA TELKOM
Fungsi-fungsi IC Digital: Kombinasi
BAB III PENYEDERHANAAN PERSAMAAN LOGIKA
RANGKAIAN DIGITAL ENCODER & Decoder.
Rangkaian Kombinasional
Rangkaian Multiplekser, Dekoder, Register. Rangkaian Multiplekser Multiplexer adalah suatu rangkaian yang mempunyai banyak input dan hanya mempunyai satu.
Transcript presentasi:

RANGKAIAN LOGIKA KOMBINASIONAL (1)

DEFINISI : RANGKAIAN LOGIKA DIMANA OUTPUT HANYA DITENTUKAN OLEH KOMBINASI LOGIKA INPUT BLOK DIAGRAM :

Prosedur Desain Menentukan Spesifikasi Rangkaian Menentukan Algoritma Menentukan Tabel Kebenaran Menentukan Fungsi Keluaran Rangkaian Menentukan Diagram Logika Menguji Hasil Keluaran

Desain Rangkaian Aritmatika Dasar (Half Adder) Operasi yang dilakukan : (Berhubungan dengan pros. 1 dan pros. 2) + 0 (b) + 1 1 (a) (c) (d) 1 + 0 1 + 1 1 0 Carry = Cout Carry Bit Sum Bit

Lanjutan Desain Rangkaian Half Adder Penentuan Tabel Kebenaran (Prosedur 3) : A B Carry Sum 1

K-Map dari tabel kebenaran (Prosedur 4) : Hasil Realisasi Rangkaian Half Adder (Prosedur 5) :

Rangkaian Full Adder A B Cin Sum Cout 1 Tabel Kebenaran Rangkaian Full Adder : A B Cin Sum Cout 1 Prosedur 1 dan 2 lebih dipertegas/ditayangkan

K-Map dari Tabel Kebenaran : Memperbaiki Gambar (A,B) sejajar dengan Cin

Rangkaian Multiplexer 2 ke1 Tabel Kebenaran : X1 X2 S F 1 X1 X2 S F 1 Pengertian Mux ?????????????????????????????? Bentuk Penyederhanaan Bentuk Tabel Kebenaran Lengkap

K-Map dari Tabel Kebenaran : Realisasi dan Simbol Rangkaian :

Rangkaian Decoder Tabel Kebenaran : w1 w0 y3 y2 y1 y0 1 1 Diagram Blok Decoder : Persamaan Berdasarkan Tabel Kebenaran : y0 = En . y1 = En . w0 y2 = En . w1 y3 = En . w1. w2

Rangkaian Realisasi Decoder

Contoh Kasus : Saklar Pengontrol Cahaya Ruangan Suatu ruangan yang memiliki 3 buah pintu dan pada setiap pintu terdapat saklar yang mengontrol cahaya pada ruangan. Kondisi hidup atau matinya lampu tergantung pada kombinasi hubungan ketiga saklar. Lampu akan menyala jika salah satu atau seluruh saklar dalam kondisi on. Sedangkan lampu akan padam jika tidak ada saklar yang on atau terdapat dua diantara tiga saklar dalam kondisi on. Jika ketiga saklar dinyatakan sebagai x1, x2, dan x3 dengan kondisi saklar on = level logika ‘1’ serta off = level logika ‘0’

Tabel Kebenaran Berdasarkan Ilustrasi Soal : x1 x2 x3 f(x1,x2,x3) 1

Realisasi Dalam Bentuk Kanonikal SOP (Sum-of-Product) f = m1 + m2 + m4 + m7

Realisasi Dalam Bentuk Kanonikal POS (Product-of-Sum) f = M0 . M3 . M5 . M6