MENJELASKAN PRINSIP REGISTER MENERAPKAN DASAR-DASAR TEKNIK DIGITAL by Sri Wahyuni, S.Pd.
TUJUAN Siswa dapat: Menjelaskan fungsi-fungsi register yang ada. Menjelaskan fungsi clock. Menjelaskan fungsi Flip-flop Menjelaskan fungsi Register dan Counter. Teknologi dan Rekayasa
CLOCK Rangkaian clock termasuk golongan Astabil Multivibrator dengan IC 555. Teknologi dan Rekayasa
CARA KERJA RANGKAIAN CLOCK: Pada saat C diisi tegangan ambang naik melebihi + (2/3) Vcc. Kapasitor C dikosongkan melalui Rb oleh karena itu tetapan waktu pengosongan dapat ditentukan dengan rumus T = Rb x C. Bila Tegangan C sudah turun sedikit sebesar + (Vcc/3) maka keluaran menjadi tinggi. Siklus kerjanya dirumuskan: W = 0.693 (RA + Rb ).C t = 0.693 . Rb. C T = W + t F = 1/T Dimana : W = lebar pulsa ; T = waktu periode T = detik ; F = Hertz Teknologi dan Rekayasa
Transisi 0-ke-1:sisi naik (rising edge); Operasi system digital terjadi pada pulsa clock bertransisi dari 0 ke 1 atau dari 1 ke 0. Transisi 0-ke-1:sisi naik (rising edge); Transisi 1-ke-0: sisi jatuh (falling edge) Teknologi dan Rekayasa
FLIP-FLOP Rangkaian logika dengan dua output yang saling berlawanan. dua kondisi kerja FF: (1) Q = 0, Q’=1 : (2) Q = 1, Q’ = 0 . Teknologi dan Rekayasa
MACAM - MACAM FLIP-FLOP RS FLIP-FLOP Tabel Kebenaran: S B Q Keterangan 1 Terlarang Set (memasang) Stabil I Reset (melepas) Stabil II Qn Kondisi memori (mengingat) RS-FF yang disusun dari gerbang NAND Teknologi dan Rekayasa
CRS FLIP-FLOP Tabel kebenaran: S R Qn +1 Qn 1 terlarang Qn 1 terlarang Teknologi dan Rekayasa
D FLIP-FLOP Tabel Kebenaran: D Qn+1 1 Teknologi dan Rekayasa
T FLIP-FLOP Tabel Kebenaran: T Q 1 Tabel Kebenaran: 1 Teknologi dan Rekayasa
J-K FLIP-FLOP Tabel Kebenaran: J K Qn+1 Keterangan Qn Mengingat 1 Qn Mengingat 1 Reset Set Qn (strep) Togle Teknologi dan Rekayasa
REGISTER Susunan register memori 4-bit dengan DFF: Teknologi dan Rekayasa
Register memori 4 bit yang terdiri dari 4 buah D FF. Data input dimasukkan secara paralel pada terminal A, B, C, dan D. Data pada input akan di transfer ke output setiap ada pulsa clock secara paralel juga. Teknologi dan Rekayasa
MACAM-MACAM REGISTER: REGISTER SISO (Serial Input Serial Output) Tabel Kebenaran (Misal masuknya 1101) Clock ke Word in Q1 Q2 Q3 Q4 1 2 3 4 Teknologi dan Rekayasa
REGISTER SIPO (Serial Input Paralel Output) Tabel Kebenaran Read Out Clock Input Q1 Q2 Q3 Q4 A B C D 0 0 0 0 0 0 0 0 1 1 0 0 0 2 1 1 0 0 3 0 1 1 0 4 1 0 1 1 1 0 1 1 Teknologi dan Rekayasa
REGISTER PIPO (Paralel Input dan Paralel Output) TABEL KEBENARAN: REGISTER PIPO (Paralel Input dan Paralel Output) TABEL KEBENARAN: Clock D1 D2 D3 D4 QD QC QB QA 1 1 0 1 0 0 0 0 1 1 1 0 1 2 1 0 0 1 1 0 0 1 3 0 0 0 1 0 0 0 1 Teknologi dan Rekayasa
REGISTER PISO (Paralel Input Serial Output) TABEL KEBENARAN Data IC Preset Reset 1 Teknologi dan Rekayasa
COUNTER Ada 2 jenis pencacah yaitu: Pencacah sinkron (syncronuous counters) atau pencacah jajar. Pencacah tak sinkron (asyncronuous counters) yang kadang-kadang disebut juga pencacah deret (series counters) atau pencacah kerut (rippIe counters). Teknologi dan Rekayasa
JENIS-JENIS PENCACAH Pencacah Sinkron: Pencacah maju sinkron yang berjalan terus (Free Running). Pencacah maju sinkron yang dapat berhenti sendiri (Self Stopping). Pencacah mundur sinkron. Pencacah maju dan mundur sinkron (Up-down Counter). Teknologi dan Rekayasa
Pencacah tak sinkron terdiri dari 4 macam yaitu: Pencacah maju tak sinkron yang berjalan terus (Free Running). Pencacah maju tak sinkron yang dapat berhenti sendiri (Self Stopping). Pencacah mundur tak sinkron. Pencacah maju dan mundur tak sinkron (Up-down Counter). Teknologi dan Rekayasa
CONTOH PENCACAH: Tabel kebenaran Diagram waktu Pencacah maju tak sinkron yang menggunakan 4 buah JK-FF: Clock QD QC QB QA MSB LSB Desimal 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 Diagram waktu Clock QA QB QC QD Teknologi dan Rekayasa
Tabel kebenaran Diagram waktu Pencacah mundur tak sinkron Clock QD QC QB QA Desimal 1 15 14 2 13 3 12 4 11 5 10 6 9 7 8 16 Diagram waktu Clock QA QB QC QD Teknologi dan Rekayasa
Pencacah Maju dan Mundur Sinkron: Pencacah lingkar Tabel kebenaran Clock D C B A 1 2 3 4 5 0 0 0 0 0 0 0 1 0 0 1 0 0 1 0 0 1 0 0 0 Gambar Rangkaian Pencacah Lingkar Teknologi dan Rekayasa
Gambar Rangkaian Pencacah Johnson Tabel kebenaran Clock D C B A 1 2 3 4 5 6 7 8 Gambar Rangkaian Pencacah Johnson Teknologi dan Rekayasa
The End Teknologi dan Rekayasa