Hirarki Processor Parallel

Slides:



Advertisements
Presentasi serupa
Organisasi dan Arsitektur Komputer
Advertisements

Sistem Bus Oleh : PUTRA PRIMA NAUFAL, S.ST
PROCESSING DIVICE ALAT PEMROSESAN.
PENJELASAN DIAGRAM PENGEMBANGAN PENGOLAHAN DATA
MODUL KULIAH Mata kuliah SISTEM OPERASI II ( 3 sks )
PERTEMUAN MINGGU KE- 10 CONTROL UNIT.
Mikrokontroller Berbasiskan RISC 8 bits
PERTEMUAN MINGGU KE-14 PROSESOR PARALEL.
Pertemuan 1 (Struktur Dasar Komputer)
Jenis dan Ragam TIK Oleh : R. Arri Widyanto.
Arsitektur Komputer.
PERTEMUAN MINGGU KE-14 PROSESOR PARALEL OLEH SARI NY.
PERTEMUAN KESEPULUH Memory HARDWARE.
Operasi Mikro Kendali Prosesor Unit Kendali Kendali Mikroporgrammed.
MULTIPROSESOR.
Dalam Pembahansan Awal akan dibahas
BAB III PERALATAN DAN PERKEMBANGAN TEKNOLOGI INFORMASI DAN KOMUNIKASI.
ARSITEKTUR SISTEM KOMPUTER
SISTEM OPERASI Operating System Architecture MATERI 2
ORGANISASI KOMPUTER II STMIK – AUB SURAKARTA
Organisasi dan arsitektur komputer
Komputasi Paralel.
Komputasi Paralel.
Arsitektur & Organisasi Komputer BAB iv memori
SISTEM PERANGKAT KERAS. PENDAHULUANMIKROKOMPUTER.
Organisasi dan arsitektur komputer
PIPELINE DAN PROSESOR PARALEL
Matakuliah : H0162/ Mikroprosesor Tahun : 2006 Versi : 1/0
Organisasi & Arsitektur Komputer
PENGANTAR TEKNOLOGI INFORMASI
Oleh: Chalifa Chazar MANAJEMEN PROSES.
BUS BUS SITEM Disusun Oleh : 1. Mutiara Dwi Anggraini (H1D015058)
Struktur Sistem Komputer
Perangkat Keras Komputer (Hardware)
PIPELINE DAN PROSESOR PARALEL
Mengenal Memory.
Paralel Processing Sistem Terdistribusi.
Oleh : Maskie Z. Oematan Teknik Informatika UNIKOM 2010
Konsep Dasar Sistem Operasi
CPU lanjutan….
PERTEMUAN KESEPULUH Memory HARDWARE.
Pengantar Teknologi Informasi
PIPELINE DAN PENGOLAHAN VEKTOR
PERTEMUAN MINGGU KE-14 PROSESOR PARALEL.
Karakteristik Memori IK 2133.
Penjadwalan Proses.
12. Teknologi Pipeline By Serdiwansyah N. A..
KLASIFIKASI ARSITEKTURAL
Klasifikasi arsitektur komputer (bagian 1)
PERTEMUAN MINGGU KE-14 PROSESOR PARALEL.
Stallings W., Organisasi dan Arsitektur Komputer, Prentice Hall, 1996
PIPELINING INSTRUKSI Created by : Rizka Ariyanto ( )
PENGANTAR TEKNOLOGI INFORMASI
Teknik Manajemen Memori
Klasifikasi Arsitektur Komputer (bagian 2) & Topologi Jaringan MIMD
ORGANISASI & ARSITEKTUR KOMPUTER 2 PROCESSOR SUPERSCALAR IBP WIDJA, MT
Oleh : Muji Lestari Memory.
Struktur interkoneksi bus
PERTEMUAN BUS-BUS SISTEM.
PERTEMUAN MINGGU KE-14 PROSESOR PARALEL.
Algoritma Paralel.
Processor super scalar
SKEMA DASAR SISTEM KOMPUTER
PARALEL PROCESSING.
Modul ke: Fakultas Program Studi 13 Teknik Teknik Eleltro Teten Dian Hakim, ST. MT. Perancangan Sistem Digital Counter dan Register.
PERTEMUAN MINGGU KE- 10 CONTROL UNIT.
Sistem Komputer.
Fakultas Ilmu Komputer Universitas Dian Nuswantoro Semarang
IS KLASIFIKASI ARSITEKTURAL Sistem Komputer kategori SISD CU PU MM
Sistem Operasi Terdistribusi
Transcript presentasi:

Hirarki Processor Parallel

Hirarki Processor Parallel

Multiprosesor : MIMD dengan memori yang dapat digunakan bersama, semua prosesornya memiliki akses ke pool memori utama. Multikomputer : MIMD dengan memori terdistribusi, setiap prosesornya memiliki memori khusus sendiri. Motivasi pembuatan organisasi multikomputer adalah untuk mengatasi keterbatasan skala multiprosesor. Karena prosesor-prosesor multikomputer harus berkomunikasi, maka elemen penting perancangan multikomputer adalah jaringan interkoneksi yang harus dapat beroperasi seefisien mungkin.

KLASIFIKASI FENG Tse Yun Feng mengusulkan pembagian klasifikasi arsitektur komputer berdasarkan derajat keparalelan (degree of parallelism). Yaitu Jumlah bit maksimum yang dapat diproses dalam satu satuan waktu. Derajat keparalelan rata-rata (Pa) adalah : Bila Pi adalah jumlah bit yang dapat diproses dalam siklus prosesor ke – i (atau periode clock ke – i), Siklus prosesor (T) dinyatakan oleh i = 1,2,3, ......, T

Laju utilisasi (utilization rate) (μ) sistem komputer dalam siklus T adalah : dimana P : derajat keparalelan maksimum Jika daya komputasi prosesor dipakai penuh, maka Pi = P untuk semua i dan μ = 1 untuk 100% utilisasi. → Laju utilisasi bergantung pada program aplikasi yang dieksekusi.

Feng mengklasifikasi sistem komputer juga menggunakan parameter panjang word n, panjang bit slice m. Bit-slice adalah string of bits, yaitu satu dari setiap word pada posisi bit vertikal yang sama. Misal : TI-ASC mempunyai word length = 64 dan arithmatic pipeline = 4. Setiap pipe mempunyai 8 pipeline stage. Maka setiap bit-slice dalam keempat pipe mempunyai 8 x 4 = 32 bit. Dalam klasifikasi Feng, sistem komputer TI- ASC digambarkan sebagai (64,32)

Derajat keparalelan maksimum dari suatu sistem komputer C, yaitu P(C), digambarkan oleh perkalian antara word length n dan bit slice length m P(C) = n . m

Ada 4 tipe Metode Pemrosesan : Word Serial and Bit Serial (WSBS) Word Paralel and Bit Setial (WPBS) Word Serial and Bit Paralel (WSBP) Word Paralel and Bit Paralel (WPBP)

Komputer generasi pertama WSBS disebut Bit serial procesing karena satu bit (n=m=1) diproses pada satu satuan waktu. Proses : lambat Komputer generasi pertama WPBS (n=1, m>1) disebut BIS procesing ( Bit Slice Procesing) karena sejumlah m bit slice diproses pada satu satuan waktu. WSBP (n>1, m=1) disebut Word slice processing karena satu word pada n bit diproses pada satu satuan waktu. Ditetapkan pada kebanyakan komputer sekarang. WPBP (n>1, m>1) disebut Fully Paralel Processing (Paralell Processing) disini array dari n,m bits diproses pada satu satuan waktu. Proses : paling cepat.