Field Effect Transistor (FET) By : ALFITH, S.Pd, M.Pd
Perbedaan FET dan BJT BJT Bipolar device (dua carrier : elektron dan hole) FET Unipolar device (satu carrier : elektron / n-channel atau hole / p-channel)
Struktur FET
Perbedaan JFET dan MOSFET Struktur dan karakteristiknya Lapisan oksidasi pada MOSFET MOSFET bisa tegangan GS positif
JFET kanal n
Jika G-S tidak diberikan bias (VGS=0) maka deplesi hanya pada sambungan PN saja masih ada celah kanal n maka dengan hanya memberikan D-S tegangan kecil (VDS kecil) maka arus drain (ID) mengalir Jika VDS dinaikkan terus saat VGS=0, maka VDS= VDG dimana tipe p hole-nya pada G ditarik oleh tegangan negatif sehingga deplesi semakin mengecil kanal membesar akan didapatkan ID konstan. Jika terus dinaikkan, akan dicapai saluran diapit oleh daerah deplesi pada daerah sekitar Drain, yang nilainya sama dengan bias balik VDG= - VP
Kenaikkan lebih lanjut tidak akan merubah bentuk saluran ID tetap konstan pada nilainya yang dicapai saat VDS= - VP Jika VGS dinaikkan maka deplesi semakin melebar dan suatu saat didapatkan arus drain sama dengan nol dan saat itulah dikatakan VGS=Vp tegangan pinch off
Kurva karakteristik Drain
Kurva karakteristik Drain Daerah Ohmic/ trioda
Kurva karakteristik Drain Daerah aktif/pinch off/saturasi
Daerah Ohmic/Trioda
Daerah Aktif/ Pinch Off
Kurva Transfer Tegangan minimum GS yang diberikan atau tegang reverse maksimum yang mengakobatkan ID = 0 disebut Vp Nilai ID maksi sebelum nilai tegangan GS positif atau tega revers negatif disebut IDSS
JFET kanal p
MOSFET depletion mode Saat GS=0 ID=IDSS diharapkan deplesi maksimum, saat GS (-) Gate akan mendorong e pd n dan menarik hole pd p deplesi semakin tebal sehingga semakin negatif GS arus ID semakin kecil, saat GS (+) Gate akan menarik e pd n dan hole pd p ke arah sambungan substrat sehingga deplesi terbuka arus semakin besar
Kurva Karakteristik
Daerah Ohmic/Trioda
Daerah Aktif/Pinch Off/Saturasi
Simbol MOSFET depletion mode
MOSFET enhancement mode Saat GS=0 ID=0, saat GS (+) maka hole pada p tertekan kearah ujung substart akan menimbulkan kekosongan hole yang diisi oleh e sehingga muncul lapisan e, lapiasn e membenuk n sehingga ID bisa mengalir. GS yg menghasilkan arus pertama kali disebut VGS threshod VT
Kurva karakteristik
Daerah Ohmic/Trioda
Daerah Aktif/ Pinch Off
Simbol MOSFET enhancement mode
Karakteristik FET Operasinya tergantung pada aliran pembawa mayoritas saja. Mudah dibuat dalam bentuk IC dan memerlukan tempat lebih sedikit dalam IC. Rin tinggi (ratusan M). Derau lebih rendah dibandingkan transistor bipolar. Hasil kali penguatan dan lebar band frekuensi lebih kecil. gm FET < gm transistor bipolar. Konsumsi daya kecil